Tugas Pendahuluan Modul 1






1. Kondisi [Kembali]

Kondisi yang dipilih adalah  kondisi 5 perobaan 4, yaitu :


Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1

2. Gambar Rangkaian Simulasi [Kembali]




       Percobaan 4 Kondisi 5


Dari rangkaian terlihat jika switch memberikan input berupa, B0=1, B1=1, B2=0, B3=Clock, B4=1, B5=1, B6=1, terlihat jika B2 yang memberikan '0' terhubung ke pin J dari JK flip-flop, dan B4 yang berlogika '1' terhubung ke K dari JK flip-flop, kondisi pada saat  J berlogika 0 dan K berlogika 1 disebut kondisi Reset, dimana pada saat kondisi reset, nilai keluaran atau Q di reset ke logika '0', sehingga komplementer keluaran atau Q komplementer berlogika '1', dari rangkaian terbkti jika Q berlogika 0 dan Qkomplementer berlogika 1. Pada rangkaian D flip-flop, Pin D mendapatkan logika dari B=5 yang berlogika '1' dan clock yang berlogika '1' juga. Tetapi karena D flip-flop belum membaca logika '1' pada clock, sehingga D flip-flop membaca logika '1' dan clock membaca logika '0' karena clock disini membaca detakan awal untuk memulai yang berlogika '0', sehingga pada kondisi ini nilai keluaran atau Q nya akan mengikuti Q kondisi terakhir, dimana Q pada kondisi terakhir berlogika '0' dan Qkomplementernya berlogika '1'. Hal ini menyebabkan lampu LED yang menyala adalah LED6 dan LED8 karena kedua LED ini terhubung ke Qkomplementer dari rangkaian flip-flop. LED6 terhubng ke Qkomlementer JK flip-flop dan LED8 ke Qkomplementer D flip-flop yang kedua Qkomplemeter berlohgika '1'. Sedangkan, LED5 dan LED7 terhubng ke Q dari rangkaian flip-flop dengan LED5 ke Q dari JK flip-flop dan LED7 ke Q dari D flip-flop yang kedua Q nya berlogika '0'.

5. Link Download [Kembali]

File Rangkaian Simulasi     : Klik Disini !!
Download Video Simulasi   Klik Disini !!
Download HTML                       : Klik Disini !!

Tidak ada komentar:

Posting Komentar